你的位置:首頁 > 互連技術 > 正文

新思科技Design Platform支持TSMC多裸晶芯片3D-IC封裝技術

發(fā)布時間:2018-10-26 責任編輯:lina

【導讀】新思科技宣布,新思科技Design Platform全面支持TSMC WoW直接堆疊和 CoWoS®先進封裝技術。Design Platform支持與3D IC參考流程相結合,幫助用戶在移動計算、網絡通信、消費和汽車電子等應用中部署高性能、高連接性的多裸晶芯片技術。

新思科技Design Platform支持TSMC多裸晶芯片3D-IC封裝技術 
新思科技(Synopsys, Inc.)宣布,新思科技Design Platform全面支持TSMC WoW直接堆疊和 CoWoS®先進封裝技術。Design Platform支持與3D IC參考流程相結合,幫助用戶在移動計算、網絡通信、消費和汽車電子等應用中部署高性能、高連接性的多裸晶芯片技術。
 
新思科技Design Platform解決方案包括多裸晶芯片和中介層版圖創(chuàng)建、物理布局規(guī)劃和設計實現、寄生參數提取、時序分析以及物理驗證。新思科技Design Platform支持TSMC WoW和CoWoS先進封裝技術的主要產品和特性包括:
 
IC Compiler™ II布局布線:支持多裸晶芯片布局規(guī)劃和實現,包括中介層和3D晶圓堆疊生成、TSV布局和連接分配、正交多層、45度單層,以及裸晶芯片互連接口模塊生成以用于裸晶芯片間的參數提取和檢驗。
StarRC™參數提?。褐С諸SV和背面RDL金屬層提取、硅中介層提取,以及裸晶芯片間耦合電容提取。
IC Validator:支持全系統(tǒng)DRC和LVS驗證、裸晶芯片間DRC及接口LVS驗證。
PrimeTime® signoff分析:全系統(tǒng)靜態(tài)時序分析,支持多裸晶芯片靜態(tài)時序分析(STA)
TSMC設計基礎設施市場部資深總監(jiān)Suk Lee表示:“高性能先進3D硅片制造和晶圓堆疊技術需要全新的EDA功能和流程,以支持更高的設計和驗證復雜性。我們加強與新思科技的合作,為TSMC的CoWoS和WoW先進封裝技術提供設計解決方案。我們相信,設計解決方案將使雙方客戶從中受益,提高設計人員的工作效率,加快產品上市。
 
新思科技芯片設計事業(yè)部營銷與商務開發(fā)副總裁Michael Jackson表示:“通過深入合作,支持TSMC的WoW和CoWoS芯片集成解決方案的設計解決方案和參考流程將使我們的共同客戶實現最佳的質量結果。新思科技Design Platform能夠滿足設計人員的進度要求,實現高成本效益、高性能、低功耗的多裸晶芯片方案。”
 
 
推薦閱讀:
如何提高隔離Δ-Σ 調制器電流采樣短路保護性能? 
詳解開關電容濾波器基本原理  
我愛方案網亮相第四屆中國國際“互聯網+”博覽會 大放異彩!  
貿澤電子技術創(chuàng)新論壇-汽車電子創(chuàng)新技術研討會重慶站即將舉辦 
地平線攜手全志科技 打造嵌入式人工智能一站式解決方案 
要采購開關么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉